Datasheet Texas Instruments CD74HCT73M — Ficha de datos
| Fabricante | Texas Instruments |
| Serie | CD74HCT73 |
| Numero de parte | CD74HCT73M |

Chanclas JK de alta velocidad CMOS Logic Dual Negative-Edge-Triggered con Reset 14-SOIC -55 a 125
Hojas de datos
CD54HC73, CD74HC73, CD74HCT73 datasheet
PDF, 724 Kb, Revisión: E, Archivo publicado: agosto 21, 2003
Extracto del documento
Estado
| Estado del ciclo de vida | Activo (Recomendado para nuevos diseños) |
| Disponibilidad de muestra del fabricante | No |
Embalaje
| Pin | 14 |
| Package Type | D |
| Industry STD Term | SOIC |
| JEDEC Code | R-PDSO-G |
| Package QTY | 50 |
| Carrier | TUBE |
| Device Marking | HCT73M |
| Width (mm) | 3.91 |
| Length (mm) | 8.65 |
| Thickness (mm) | 1.58 |
| Pitch (mm) | 1.27 |
| Max Height (mm) | 1.75 |
| Mechanical Data | Descargar |
Paramétricos
| Bits | 2 |
| F @ Nom Voltage(Max) | 25 Mhz |
| ICC @ Nom Voltage(Max) | 0.04 mA |
| Output Drive (IOL/IOH)(Max) | -6/6 mA |
| Package Group | SOIC |
| Package Size: mm2:W x L | 14SOIC: 52 mm2: 6 x 8.65(SOIC) PKG |
| Rating | Catalog |
| Schmitt Trigger | No |
| Technology Family | HCT |
| VCC(Max) | 5.5 V |
| VCC(Min) | 4.5 V |
| Voltage(Nom) | 5 V |
| tpd @ Nom Voltage(Max) | 48 ns |
Plan ecológico
| RoHS | Obediente |
Notas de aplicación
- Power-Up Behavior of Clocked Devices (Rev. A)PDF, 34 Kb, Revisión: A, Archivo publicado: feb 6, 2015
Linea modelo
Serie: CD74HCT73 (4)
- CD74HCT73E CD74HCT73EE4 CD74HCT73M CD74HCT73MG4
Clasificación del fabricante
- Semiconductors > Logic > Flip-Flop/Latch/Register > J-K Flip-Flop