Datasheet Texas Instruments SN74AVC1T45DBVT — Ficha de datos

FabricanteTexas Instruments
SerieSN74AVC1T45
Numero de parteSN74AVC1T45DBVT
Datasheet Texas Instruments SN74AVC1T45DBVT

Transceptor de bus de doble fuente de un solo bit con desplazamiento de nivel de voltaje configurable y salidas de 3 estados 6-SOT-23 -40 a 85

Hojas de datos

SN74AVC1T45 Single-Bit Dual-Supply Bus Transceiver with Configurable Voltage Translation and 3-State Outputs datasheet
PDF, 1.2 Mb, Revisión: H, Archivo publicado: dic 23, 2014
Extracto del documento

Precios

Estado

Estado del ciclo de vidaActivo (Recomendado para nuevos diseños)
Disponibilidad de muestra del fabricanteNo

Embalaje

Pin66
Package TypeDBVDBV
Industry STD TermSOT-23SOT-23
JEDEC CodeR-PDSO-GR-PDSO-G
Package QTY250250
CarrierSMALL T&RSMALL T&R
Device MarkingDT1HDT1R
Width (mm)1.61.6
Length (mm)2.92.9
Thickness (mm)1.21.2
Pitch (mm).95.95
Max Height (mm)1.451.45
Mechanical DataDescargarDescargar

Paramétricos

3-State OutputYes
Bits1
F @ Nom Voltage(Max)100 Mhz
Gate TypeTRANSCEIVER
ICC @ Nom Voltage(Max)0.0009 mA
LogicTrue
Operating Temperature Range-40 to 85 C
Output Drive (IOL/IOH)(Max)4/-4 mA
Package GroupSOT-23
Package Size: mm2:W x L6SOT-23: 8 mm2: 2.8 x 2.9(SOT-23) PKG
RatingCatalog
Schmitt TriggerNo
Special FeaturesIOFF,Dual Supply,Translation
Sub-FamilyDual Supply Translator
Technology FamilyAVC
VCC(Max)3.6 V
VCC(Min)1.2 V
Voltage(Nom)1.2,1.5,1.8,2.5,3.3 V
tpd @ Nom Voltage(Max)2.9,5.6,5.2,4.2,3.8 ns

Plan ecológico

RoHSObediente

Kits de diseño y Módulos de evaluación

  • Evaluation Modules & Boards: CDCI6214EVM
    CDCI6214 Ultra-Low Power Clock Generator Evaluation Module
    Estado del ciclo de vida: Activo (Recomendado para nuevos diseños)
  • Evaluation Modules & Boards: DLPLCR6500EVM
    DLPВ® LightCrafterВ™ 6500 Evaluation Module
    Estado del ciclo de vida: Activo (Recomendado para nuevos diseños)
  • Evaluation Modules & Boards: DLPLCR9000EVM
    DLPВ® LightCrafterВ™ 9000 Evaluation Module
    Estado del ciclo de vida: Activo (Recomendado para nuevos diseños)
  • Evaluation Modules & Boards: AVCLVCDIRCNTRL-EVM
    Generic EVM for Direction-Controlled Bidirectional Translation Device Supporting AVC and LVC
    Estado del ciclo de vida: Activo (Recomendado para nuevos diseños)
  • Evaluation Modules & Boards: DLPLCR4500EVM
    DLPВ® LightCrafterВ™ 4500
    Estado del ciclo de vida: Activo (Recomendado para nuevos diseños)
  • Evaluation Modules & Boards: EVMX777BG-01-00-00
    J6Entry, RSP and TDA2E-17 CPU Board Evaluation Module
    Estado del ciclo de vida: Activo (Recomendado para nuevos diseños)
  • Evaluation Modules & Boards: EVMK2G
    66AK2Gx (K2G) Evaluation Module
    Estado del ciclo de vida: Activo (Recomendado para nuevos diseños)
  • Evaluation Modules & Boards: EVMX777G-01-20-00
    J6Entry/RSP Infotainment (CPU+Display+JAMR3) Evaluation Module
    Estado del ciclo de vida: Activo (Recomendado para nuevos diseños)

Notas de aplicación

  • Dynamic Output Control (DOC) Circuitry Technology And Applications (Rev. B)
    PDF, 126 Kb, Revisión: B, Archivo publicado: jul 7, 1999
    Texas Instruments (TI[TM]) next-generation logic is called the Advanced Very-low-voltage CMOS (AVC) family. The AVCfamily features TI?s Dynamic Output Control (DOC[TM]) circuit (patent pending). DOC circuitry automatically lowers the outputimpedance of the circuit at the beginning of a signal transition, providing enough current to achieve high signaling speeds, thensubsequently raises the i
  • AVC Logic Family Technology and Applications (Rev. A)
    PDF, 148 Kb, Revisión: A, Archivo publicado: agosto 26, 1998
    Texas Instruments (TI?) announces the industry?s first logic family to achieve maximum propagation delays of less than 2 ns at 2.5 V. TI?s next-generation logic is the Advanced Very-low-voltage CMOS (AVC) family. Although optimized for 2.5-V systems, AVC logic supports mixed-voltage systems because it is compatible with 3.3-V and 1.8-V devices. The AVC family features TI?s Dynamic Output Control (
  • Voltage Translation Between 3.3-V, 2.5-V, 1.8-V, and 1.5-V Logic Standards (Rev. B)
    PDF, 390 Kb, Revisión: B, Archivo publicado: abr 30, 2015
  • 16-Bit Widebus Logic Families in 56-Ball 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B)
    PDF, 895 Kb, Revisión: B, Archivo publicado: mayo 22, 2002
    TI?s 56-ball MicroStar Jr.E package registered under JEDEC MO-225 has demonstrated through modeling and experimentation that it is an optimal solution for reducing inductance and capacitance improving thermal performance and minimizing board area usage in integrated bus functions. Multiple functions released in the 56-ball MicroStar Jr.E package have superior performance characteristics compa

Linea modelo

Clasificación del fabricante

  • Semiconductors > Logic > Little Logic