Datasheet Texas Instruments SN74F109D — Ficha de datos
| Fabricante | Texas Instruments |
| Serie | SN74F109 |
| Numero de parte | SN74F109D |

Chanclas JK positivas de borde positivo JK con claro y preestablecido 16-SOIC 0 a 70
Hojas de datos
Dual J-K Positive-Edge-Triggered Flip-Flops w/Clear And Preset datasheet
PDF, 554 Kb, Revisión: A, Archivo publicado: oct 1, 1993
Extracto del documento
Estado
| Estado del ciclo de vida | Activo (Recomendado para nuevos diseños) |
| Disponibilidad de muestra del fabricante | No |
Embalaje
| Pin | 16 |
| Package Type | D |
| Industry STD Term | SOIC |
| JEDEC Code | R-PDSO-G |
| Package QTY | 40 |
| Carrier | TUBE |
| Device Marking | F109 |
| Width (mm) | 3.91 |
| Length (mm) | 9.9 |
| Thickness (mm) | 1.58 |
| Pitch (mm) | 1.27 |
| Max Height (mm) | 1.75 |
| Mechanical Data | Descargar |
Paramétricos
| Bits | 2 |
| F @ Nom Voltage(Max) | 70 Mhz |
| ICC @ Nom Voltage(Max) | 17 mA |
| Output Drive (IOL/IOH)(Max) | -1/20 mA |
| Package Group | SOIC |
| Package Size: mm2:W x L | 16SOIC: 59 mm2: 6 x 9.9(SOIC) PKG |
| Rating | Catalog |
| Schmitt Trigger | No |
| Technology Family | F |
| VCC(Max) | 5.5 V |
| VCC(Min) | 4.5 V |
| Voltage(Nom) | 5 V |
| tpd @ Nom Voltage(Max) | 9.2 ns |
Plan ecológico
| RoHS | Obediente |
Linea modelo
Serie: SN74F109 (5)
- SN74F109D SN74F109DR SN74F109DRE4 SN74F109DRG4 SN74F109N
Clasificación del fabricante
- Semiconductors > Logic > Flip-Flop/Latch/Register > J-K Flip-Flop