Datasheet Texas Instruments CD74HCT107 — Ficha de datos

FabricanteTexas Instruments
SerieCD74HCT107
Datasheet Texas Instruments CD74HCT107

Chanclas JK lógicas CMOS lógicas de alta velocidad con disparador de borde negativo doble con reinicio

Hojas de datos

CD54HC107, CD74HC107, CD54HCT107, CD74HCT107 datasheet
PDF, 722 Kb, Revisión: D, Archivo publicado: oct 21, 2003
Extracto del documento

Precios

Estado

CD74HCT107ECD74HCT107EE4
Estado del ciclo de vidaActivo (Recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)
Disponibilidad de muestra del fabricanteNoNo

Embalaje

CD74HCT107ECD74HCT107EE4
N12
Pin1414
Package TypeNN
Industry STD TermPDIPPDIP
JEDEC CodeR-PDIP-TR-PDIP-T
Package QTY2525
CarrierTUBETUBE
Device MarkingCD74HCT107ECD74HCT107E
Width (mm)6.356.35
Length (mm)19.319.3
Thickness (mm)3.93.9
Pitch (mm)2.542.54
Max Height (mm)5.085.08
Mechanical DataDescargarDescargar

Paramétricos

Parameters / ModelsCD74HCT107E
CD74HCT107E
CD74HCT107EE4
CD74HCT107EE4
Bits22
F @ Nom Voltage(Max), Mhz2525
ICC @ Nom Voltage(Max), mA0.040.04
Output Drive (IOL/IOH)(Max), mA-6/6-6/6
Package GroupPDIPPDIP
Package Size: mm2:W x L, PKGSee datasheet (PDIP)See datasheet (PDIP)
RatingCatalogCatalog
Schmitt TriggerNoNo
Technology FamilyHCTHCT
VCC(Max), V5.55.5
VCC(Min), V4.54.5
Voltage(Nom), V55
tpd @ Nom Voltage(Max), ns4343

Plan ecológico

CD74HCT107ECD74HCT107EE4
RoHSObedienteObediente
Pb gratis

Notas de aplicación

  • Power-Up Behavior of Clocked Devices (Rev. A)
    PDF, 34 Kb, Revisión: A, Archivo publicado: feb 6, 2015

Linea modelo

Serie: CD74HCT107 (2)

Clasificación del fabricante

  • Semiconductors> Logic> Flip-Flop/Latch/Register> J-K Flip-Flop