Datasheet Texas Instruments CD74HCT112 — Ficha de datos
| Fabricante | Texas Instruments |
| Serie | CD74HCT112 |

Chanclas JK lógicas CMOS lógicas de alta velocidad con disparo por borde negativo doble con configuración y restablecimiento
Hojas de datos
CD54HC112, CD74HC112, CD54HCT112, CD74HCT112 datasheet
PDF, 749 Kb, Revisión: H, Archivo publicado: oct 13, 2003
Extracto del documento
Estado
| CD74HCT112E | CD74HCT112EE4 | |
|---|---|---|
| Estado del ciclo de vida | Activo (Recomendado para nuevos diseños) | Activo (Recomendado para nuevos diseños) |
| Disponibilidad de muestra del fabricante | No | No |
Embalaje
| CD74HCT112E | CD74HCT112EE4 | |
|---|---|---|
| N | 1 | 2 |
| Pin | 16 | 16 |
| Package Type | N | N |
| Industry STD Term | PDIP | PDIP |
| JEDEC Code | R-PDIP-T | R-PDIP-T |
| Package QTY | 25 | 25 |
| Carrier | TUBE | TUBE |
| Device Marking | CD74HCT112E | CD74HCT112E |
| Width (mm) | 6.35 | 6.35 |
| Length (mm) | 19.3 | 19.3 |
| Thickness (mm) | 3.9 | 3.9 |
| Pitch (mm) | 2.54 | 2.54 |
| Max Height (mm) | 5.08 | 5.08 |
| Mechanical Data | Descargar | Descargar |
Paramétricos
| Parameters / Models | CD74HCT112E![]() | CD74HCT112EE4![]() |
|---|---|---|
| Bits | 2 | 2 |
| F @ Nom Voltage(Max), Mhz | 25 | 25 |
| ICC @ Nom Voltage(Max), mA | 0.04 | 0.04 |
| Output Drive (IOL/IOH)(Max), mA | -6/6 | -6/6 |
| Package Group | PDIP | PDIP |
| Package Size: mm2:W x L, PKG | See datasheet (PDIP) | See datasheet (PDIP) |
| Rating | Catalog | Catalog |
| Schmitt Trigger | No | No |
| Technology Family | HCT | HCT |
| VCC(Max), V | 5.5 | 5.5 |
| VCC(Min), V | 4.5 | 4.5 |
| Voltage(Nom), V | 5 | 5 |
| tpd @ Nom Voltage(Max), ns | 44 | 44 |
Plan ecológico
| CD74HCT112E | CD74HCT112EE4 | |
|---|---|---|
| RoHS | Obediente | Obediente |
| Pb gratis | Sí | Sí |
Notas de aplicación
- Power-Up Behavior of Clocked Devices (Rev. A)PDF, 34 Kb, Revisión: A, Archivo publicado: feb 6, 2015
Linea modelo
Serie: CD74HCT112 (2)
Clasificación del fabricante
- Semiconductors> Logic> Flip-Flop/Latch/Register> J-K Flip-Flop