Datasheet Texas Instruments CD74HCT112 — Ficha de datos

FabricanteTexas Instruments
SerieCD74HCT112
Datasheet Texas Instruments CD74HCT112

Chanclas JK lógicas CMOS lógicas de alta velocidad con disparo por borde negativo doble con configuración y restablecimiento

Hojas de datos

CD54HC112, CD74HC112, CD54HCT112, CD74HCT112 datasheet
PDF, 749 Kb, Revisión: H, Archivo publicado: oct 13, 2003
Extracto del documento

Precios

Estado

CD74HCT112ECD74HCT112EE4
Estado del ciclo de vidaActivo (Recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)
Disponibilidad de muestra del fabricanteNoNo

Embalaje

CD74HCT112ECD74HCT112EE4
N12
Pin1616
Package TypeNN
Industry STD TermPDIPPDIP
JEDEC CodeR-PDIP-TR-PDIP-T
Package QTY2525
CarrierTUBETUBE
Device MarkingCD74HCT112ECD74HCT112E
Width (mm)6.356.35
Length (mm)19.319.3
Thickness (mm)3.93.9
Pitch (mm)2.542.54
Max Height (mm)5.085.08
Mechanical DataDescargarDescargar

Paramétricos

Parameters / ModelsCD74HCT112E
CD74HCT112E
CD74HCT112EE4
CD74HCT112EE4
Bits22
F @ Nom Voltage(Max), Mhz2525
ICC @ Nom Voltage(Max), mA0.040.04
Output Drive (IOL/IOH)(Max), mA-6/6-6/6
Package GroupPDIPPDIP
Package Size: mm2:W x L, PKGSee datasheet (PDIP)See datasheet (PDIP)
RatingCatalogCatalog
Schmitt TriggerNoNo
Technology FamilyHCTHCT
VCC(Max), V5.55.5
VCC(Min), V4.54.5
Voltage(Nom), V55
tpd @ Nom Voltage(Max), ns4444

Plan ecológico

CD74HCT112ECD74HCT112EE4
RoHSObedienteObediente
Pb gratis

Notas de aplicación

  • Power-Up Behavior of Clocked Devices (Rev. A)
    PDF, 34 Kb, Revisión: A, Archivo publicado: feb 6, 2015

Linea modelo

Serie: CD74HCT112 (2)

Clasificación del fabricante

  • Semiconductors> Logic> Flip-Flop/Latch/Register> J-K Flip-Flop