Datasheet Texas Instruments CD74HCT73 — Ficha de datos
Fabricante | Texas Instruments |
Serie | CD74HCT73 |
Chanclas JK lógicas CMOS lógicas de alta velocidad con disparador de borde negativo doble con reinicio
Hojas de datos
CD54HC73, CD74HC73, CD74HCT73 datasheet
PDF, 724 Kb, Revisión: E, Archivo publicado: agosto 21, 2003
Extracto del documento
Precios
Estado
CD74HCT73E | CD74HCT73EE4 | CD74HCT73M | CD74HCT73MG4 | |
---|---|---|---|---|
Estado del ciclo de vida | Activo (Recomendado para nuevos diseños) | Activo (Recomendado para nuevos diseños) | Activo (Recomendado para nuevos diseños) | Activo (Recomendado para nuevos diseños) |
Disponibilidad de muestra del fabricante | No | No | No | No |
Embalaje
CD74HCT73E | CD74HCT73EE4 | CD74HCT73M | CD74HCT73MG4 | |
---|---|---|---|---|
N | 1 | 2 | 3 | 4 |
Pin | 14 | 14 | 14 | 14 |
Package Type | N | N | D | D |
Industry STD Term | PDIP | PDIP | SOIC | SOIC |
JEDEC Code | R-PDIP-T | R-PDIP-T | R-PDSO-G | R-PDSO-G |
Package QTY | 25 | 25 | 50 | 50 |
Carrier | TUBE | TUBE | TUBE | TUBE |
Device Marking | CD74HCT73E | CD74HCT73E | HCT73M | HCT73M |
Width (mm) | 6.35 | 6.35 | 3.91 | 3.91 |
Length (mm) | 19.3 | 19.3 | 8.65 | 8.65 |
Thickness (mm) | 3.9 | 3.9 | 1.58 | 1.58 |
Pitch (mm) | 2.54 | 2.54 | 1.27 | 1.27 |
Max Height (mm) | 5.08 | 5.08 | 1.75 | 1.75 |
Mechanical Data | Descargar | Descargar | Descargar | Descargar |
Paramétricos
Parameters / Models | CD74HCT73E | CD74HCT73EE4 | CD74HCT73M | CD74HCT73MG4 |
---|---|---|---|---|
Bits | 2 | 2 | 2 | 2 |
F @ Nom Voltage(Max), Mhz | 25 | 25 | 25 | 25 |
ICC @ Nom Voltage(Max), mA | 0.04 | 0.04 | 0.04 | 0.04 |
Output Drive (IOL/IOH)(Max), mA | -6/6 | -6/6 | -6/6 | -6/6 |
Package Group | PDIP | PDIP | SOIC | SOIC |
Package Size: mm2:W x L, PKG | See datasheet (PDIP) | See datasheet (PDIP) | 14SOIC: 52 mm2: 6 x 8.65(SOIC) | 14SOIC: 52 mm2: 6 x 8.65(SOIC) |
Rating | Catalog | Catalog | Catalog | Catalog |
Schmitt Trigger | No | No | No | No |
Technology Family | HCT | HCT | HCT | HCT |
VCC(Max), V | 5.5 | 5.5 | 5.5 | 5.5 |
VCC(Min), V | 4.5 | 4.5 | 4.5 | 4.5 |
Voltage(Nom), V | 5 | 5 | 5 | 5 |
tpd @ Nom Voltage(Max), ns | 48 | 48 | 48 | 48 |
Plan ecológico
CD74HCT73E | CD74HCT73EE4 | CD74HCT73M | CD74HCT73MG4 | |
---|---|---|---|---|
RoHS | Obediente | Obediente | Obediente | Obediente |
Pb gratis | Sí | Sí |
Notas de aplicación
- Power-Up Behavior of Clocked Devices (Rev. A)PDF, 34 Kb, Revisión: A, Archivo publicado: feb 6, 2015
Linea modelo
Serie: CD74HCT73 (4)
Clasificación del fabricante
- Semiconductors> Logic> Flip-Flop/Latch/Register> J-K Flip-Flop