Datasheet Texas Instruments CDCVF857DGGR — Ficha de datos

FabricanteTexas Instruments
SerieCDCVF857
Numero de parteCDCVF857DGGR
Datasheet Texas Instruments CDCVF857DGGR

Controlador de reloj DDR de bucle de bloqueo de fase de 2.5 V 48-TSSOP -40 a 85

Hojas de datos

2.5V Phase-Lock Loop Clock Driver datasheet
PDF, 1.0 Mb, Revisión: F, Archivo publicado: mayo 11, 2007
Extracto del documento

Estado

Estado del ciclo de vidaActivo (Recomendado para nuevos diseños)
Disponibilidad de muestra del fabricante

Embalaje

Pin48
Package TypeDGG
Industry STD TermTSSOP
JEDEC CodeR-PDSO-G
Package QTY2000
CarrierLARGE T&R
Device MarkingCDCVF857
Width (mm)6.1
Length (mm)12.5
Thickness (mm)1.15
Pitch (mm).5
Max Height (mm)1.2
Mechanical DataDescargar

Paramétricos

Absolute Jitter (Peak-to-Peak Cycle or Period Jitter)30 ps
Number of Outputs10
Operating Frequency Range(Max)220 MHz
Operating Frequency Range(Min)60 MHz
Operating Temperature Range-40 to 85 C
Package GroupTSSOP
Package Size: mm2:W x L48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP) PKG
RatingCatalog
VCC2.5 V
t(phase error)50 ps
tsk(o)75 ps

Plan ecológico

RoHSObediente

Linea modelo

Clasificación del fabricante

  • Semiconductors > Clock and Timing > Clock Buffers > Zero Delay Buffers