Datasheet Texas Instruments SCANSTA112 — Ficha de datos

FabricanteTexas Instruments
SerieSCANSTA112
Datasheet Texas Instruments SCANSTA112

Multiplexor Multidrop IEEE 1149.1 (JTAG) de 7 puertos

Hojas de datos

SCANSTA112 7-Port Multidrop IEEE 1149.1 (JTAG) Multiplexer datasheet
PDF, 1.6 Mb, Revisión: I, Archivo publicado: abr 12, 2013
Extracto del documento

Precios

Estado

SCANSTA112SMSCANSTA112SM/NOPBSCANSTA112SMXSCANSTA112SMX/NOPBSCANSTA112VSSCANSTA112VS/NOPBSCANSTA112VSX/NOPB
Estado del ciclo de vidaActivo (Recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)NRND (No recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)
Disponibilidad de muestra del fabricanteNoNoNoNoNo

Embalaje

SCANSTA112SMSCANSTA112SM/NOPBSCANSTA112SMXSCANSTA112SMX/NOPBSCANSTA112VSSCANSTA112VS/NOPBSCANSTA112VSX/NOPB
N1234567
Pin100100100100100100100
Package TypeNZDNZDNZDNZDNEZNEZNEZ
Industry STD TermNFBGANFBGANFBGANFBGATQFPTQFPTQFP
JEDEC CodeS-PBGA-NS-PBGA-NS-PBGA-NS-PBGA-NS-PQFP-GS-PQFP-GS-PQFP-G
Package QTY2402401000100090901000
CarrierJEDEC TRAY (10+1)JEDEC TRAY (10+1)LARGE T&RLARGE T&RTUBETUBELARGE T&R
Device MarkingSCANSTA112SMSCANSTA112SMVSVSVS
Width (mm)10101010141414
Length (mm)10101010141414
Thickness (mm)1.41.41.41.4111
Pitch (mm).8.8.8.8.5.5.5
Max Height (mm)1.51.51.51.51.21.21.2
Mechanical DataDescargarDescargarDescargarDescargarDescargarDescargarDescargar

Paramétricos

Parameters / ModelsSCANSTA112SM
SCANSTA112SM
SCANSTA112SM/NOPB
SCANSTA112SM/NOPB
SCANSTA112SMX
SCANSTA112SMX
SCANSTA112SMX/NOPB
SCANSTA112SMX/NOPB
SCANSTA112VS
SCANSTA112VS
SCANSTA112VS/NOPB
SCANSTA112VS/NOPB
SCANSTA112VSX/NOPB
SCANSTA112VSX/NOPB
Operating Temperature Range, C-40 to 85-40 to 85-40 to 85-40 to 85-40 to 85-40 to 85-40 to 85
Package GroupNFBGANFBGANFBGANFBGATQFPTQFPTQFP
Package Size: mm2:W x L, PKG100NFBGA: 100 mm2: 10 x 10(NFBGA)100NFBGA: 100 mm2: 10 x 10(NFBGA)100NFBGA: 100 mm2: 10 x 10(NFBGA)100NFBGA: 100 mm2: 10 x 10(NFBGA)100TQFP: 256 mm2: 16 x 16(TQFP)100TQFP: 256 mm2: 16 x 16(TQFP)100TQFP: 256 mm2: 16 x 16(TQFP)
RatingCatalogCatalogCatalogCatalogCatalogCatalogCatalog

Plan ecológico

SCANSTA112SMSCANSTA112SM/NOPBSCANSTA112SMXSCANSTA112SMX/NOPBSCANSTA112VSSCANSTA112VS/NOPBSCANSTA112VSX/NOPB
RoHSSee ti.comObedienteSee ti.comObedienteSee ti.comObedienteObediente

Notas de aplicación

  • SCANSTA112 Quick Reference Guide
    PDF, 84 Kb, Archivo publicado: enero 7, 2010
  • Simplified Programming of Altera FPGAs Using CSANSTA111/112 JTAG Scan Chain Mux (Rev. D)
    PDF, 87 Kb, Revisión: D, Archivo publicado: abr 26, 2013
    This Application Note describes the operating modes of SCANSTA111/112 and their uses in partitioningcomplex scan chains. Several examples are illustrated in simplied programming with Altera FPGA orCPLD with SCANSTA111/112.
  • Simplified Program of Xilinx Devices Using a SCANSTA111/112 JTAG Scan Chain Mux (Rev. C)
    PDF, 92 Kb, Revisión: C, Archivo publicado: abr 26, 2013
    The SCANSTA111/112 provides a straightforward and flexible method of isolating scan chains forsimplified programming.
  • Partition IEEE 1149.1 SCAN Chains for Manageability!
    PDF, 76 Kb, Archivo publicado: marzo 6, 2003
  • AN-1259 SCANSTA112 Designer's Reference (Rev. H)
    PDF, 617 Kb, Revisión: H, Archivo publicado: abr 26, 2013
    This application note primarily applies to the SCANSTA112. The feature set of the SCANSTA112 is asuperset of that of the SCANSTA111. Much of the content of this application note applies to both devices.With its richer feature set, the SCANSTA112 provides significant additional capability to the systemdesigner. Using this capability is the subject of this application note.
  • AN-1312 SCANSTA111/SCANSTA112 Scan Bridge Timing (Rev. B)
    PDF, 104 Kb, Revisión: B, Archivo publicado: abr 26, 2013
    This application report contains the timing information for both the SCANSTA111 and the SCANSTA112.
  • JTAG Advanced Capabilities and System Design
    PDF, 448 Kb, Archivo publicado: marzo 19, 2009

Linea modelo

Clasificación del fabricante

  • Semiconductors> Interface> Other Interface> Boundary SCAN (JTAG) and Port Control