Datasheet Texas Instruments SN65LVDS100DG4 — Ficha de datos

FabricanteTexas Instruments
SerieSN65LVDS100
Numero de parteSN65LVDS100DG4
Datasheet Texas Instruments SN65LVDS100DG4

2 Gbps LVDS / LVPECL / CML a LVDS Buffer / Repetidor / Traductor 8-SOIC -40 a 85

Hojas de datos

SN65LVDx10x Differential Translator/Repeater datasheet
PDF, 1.6 Mb, Revisión: E, Archivo publicado: jul 20, 2015
Extracto del documento

Estado

Estado del ciclo de vidaActivo (Recomendado para nuevos diseños)
Disponibilidad de muestra del fabricante

Embalaje

Pin8
Package TypeD
Industry STD TermSOIC
JEDEC CodeR-PDSO-G
Package QTY75
CarrierTUBE
Device MarkingDL100
Width (mm)3.91
Length (mm)4.9
Thickness (mm)1.58
Pitch (mm)1.27
Max Height (mm)1.75
Mechanical DataDescargar

Paramétricos

Device TypeBuffer
ESD HBM5 kV
FunctionRepeater/Translator
ICC(Max)30 mA
Input SignalCML,LVDS,LVPECL
No. of Rx1
No. of Tx1
Operating Temperature Range-40 to 85 C
Output SignalLVDS
Package GroupSOIC
Package Size: mm2:W x L8SOIC: 29 mm2: 6 x 4.9(SOIC) PKG
ProtocolsLVDS
Signaling Rate2000 Mbps

Plan ecológico

RoHSObediente

Kits de diseño y Módulos de evaluación

  • Evaluation Modules & Boards: SN65LVDS100EVM
    SN65LVDS100 Evaluation Module
    Estado del ciclo de vida: Activo (Recomendado para nuevos diseños)
  • Evaluation Modules & Boards: SN65CML100EVM
    SN65CML100 Evaluation Module
    Estado del ciclo de vida: Activo (Recomendado para nuevos diseños)

Notas de aplicación

  • Signaling Rate vs. Distance for Differential Buffers
    PDF, 420 Kb, Archivo publicado: enero 26, 2010
  • DC-Coupling Between Differential LVPECL, LVDS, HSTL, and CML
    PDF, 135 Kb, Archivo publicado: feb 19, 2003
  • AC Coupling Between Differential LVPECL, LVDS, HSTL and CML (Rev. C)
    PDF, 417 Kb, Revisión: C, Archivo publicado: oct 17, 2007
    This report provides a quick reference of ac-coupling techniques for interfacing between different logic levels. The four differential signaling levels found in this reportare low-voltage positive-referenced emitter coupled logic (LVPECL), low-voltage differential signals (LVDS), high-speed transceiver logic (HSTL), and current-modelogic (CML). From these four differential signaling levels, 16

Linea modelo

Clasificación del fabricante

  • Semiconductors > Interface > LVDS/M-LVDS/PECL > Buffers, Drivers/Receivers and Cross-Points