Datasheet Texas Instruments SN74S1053DW — Ficha de datos

FabricanteTexas Instruments
SerieSN74S1053
Numero de parteSN74S1053DW
Datasheet Texas Instruments SN74S1053DW

Matriz de terminación de bus de diodo de barrera Schottky de 16 bits 20-SOIC 0 a 70

Hojas de datos

SN74S1053 datasheet
PDF, 1.2 Mb, Revisión: A, Archivo publicado: agosto 1, 1997
Extracto del documento

Precios

Estado

Estado del ciclo de vidaActivo (Recomendado para nuevos diseños)
Disponibilidad de muestra del fabricanteNo

Embalaje

Pin20
Package TypeDW
Industry STD TermSOIC
JEDEC CodeR-PDSO-G
Package QTY25
CarrierTUBE
Device MarkingS1053
Width (mm)7.5
Length (mm)12.8
Thickness (mm)2.35
Pitch (mm)1.27
Max Height (mm)2.65
Mechanical DataDescargar

Paramétricos

Bits16
F @ Nom Voltage(Max)50 Mhz
Operating Temperature Range0 to 70 C
Package GroupSOIC
Package Size: mm2:W x L20SOIC: 132 mm2: 10.3 x 12.8(SOIC) PKG
Technology FamilyS
VCC(Max)5.25 V
VCC(Min)4.75 V
Voltage(Nom)5 V
tpd @ Nom Voltage(Max)16 ns

Plan ecológico

RoHSObediente

Linea modelo

Clasificación del fabricante

  • Semiconductors > Logic > Specialty Logic > Bus Termination Array/Network