Datasheet Linear Technology LTC2274 — Ficha de datos

FabricanteLinear Technology
SerieLTC2274

16 bits, 105Msps de salida serie ADC (JESD204)

Hojas de datos

Datasheet LTC2274
PDF, 924 Kb, Idioma: en, Archivo subido: agosto 20, 2017, Páginas: 40
16-Bit, 105Msps Serial Output ADC (JESD204)
Extracto del documento

Precios

Embalaje

LTC2274CUJ#PBFLTC2274CUJ#TRPBFLTC2274IUJ#PBFLTC2274IUJ#TRPBF
N1234
Package6x6 QFN-40
Dibujo del esquema del paquete
6x6 QFN-40
Dibujo del esquema del paquete
6x6 QFN-40
Dibujo del esquema del paquete
6x6 QFN-40
Dibujo del esquema del paquete
Package CodeUJUJUJUJ
Package Index05-08-172805-08-172805-08-172805-08-1728
Pin Count40404040

Paramétricos

Parameters / ModelsLTC2274CUJ#PBFLTC2274CUJ#TRPBFLTC2274IUJ#PBFLTC2274IUJ#TRPBF
ADC INL, LSB1.21.21.21.2
ADCs1111
ArchitecturePipelinePipelinePipelinePipeline
Bipolar/Unipolar InputBipolarBipolarBipolarBipolar
Bits, bits16161616
Number of Channels1111
DNL, LSB0.30.30.30.3
Demo BoardsDC1151A-C,DC1151A-DDC1151A-C,DC1151A-DDC1151A-C,DC1151A-DDC1151A-C,DC1151A-D
Export Controlyesyesyesyes
Features2.1Gbps JESD204, High IF Sampling, PGA, Internal Dither, Clock Duty Cycle Stabilizer2.1Gbps JESD204, High IF Sampling, PGA, Internal Dither, Clock Duty Cycle Stabilizer2.1Gbps JESD204, High IF Sampling, PGA, Internal Dither, Clock Duty Cycle Stabilizer2.1Gbps JESD204, High IF Sampling, PGA, Internal Dither, Clock Duty Cycle Stabilizer
I/OSerial JESD204Serial JESD204Serial JESD204Serial JESD204
Input DriveDifferentialDifferentialDifferentialDifferential
Input Span2.25Vpp or 1.5Vpp2.25Vpp or 1.5Vpp2.25Vpp or 1.5Vpp2.25Vpp or 1.5Vpp
Internal Referenceyesyesyesyes
Latency9999
Operating Temperature Range, °C0 to 700 to 70-40 to 85-40 to 85
Power, mW1300130013001300
SFDR, dB100100100100
SINAD, dB77.677.677.677.6
SNR, dB77.677.677.677.6
Simultaneousnononono
Speed, ksps105000105000105000105000
Supply Voltage Range3.3V3.3V3.3V3.3V

Plan ecológico

LTC2274CUJ#PBFLTC2274CUJ#TRPBFLTC2274IUJ#PBFLTC2274IUJ#TRPBF
RoHSObedienteObedienteObedienteObediente

Notas de Diseño

  • Maximize the Performance of 16-Bit, 105Msps ADC with Careful IF SIgnal Chain Design &mdash DN468
    PDF, 93 Kb, Archivo publicado: mayo 30, 2009
    Extracto del documento

Artículos

  • Maximize the Performance of 16-Bit, 105Msps ADC with Careful IF Signal Chain Design &mdash LT Journal
    PDF, 273 Kb, Archivo publicado: dic 1, 2009
    Extracto del documento
  • Serial Interface for High Speed Data Converters Simplifies Layout over Traditional Parallel Devices &mdash LT Journal
    PDF, 417 Kb, Archivo publicado: sept 23, 2008
    Extracto del documento

Linea modelo

Clasificación del fabricante

  • Data Conversion > Analog-to-Digital Converters (ADC) > High Speed ADCs (Fs >=10Msps)