Datasheet Texas Instruments CDCVF2510PWR — Ficha de datos
| Fabricante | Texas Instruments |
| Serie | CDCVF2510 |
| Numero de parte | CDCVF2510PWR |

3.3-V Controlador de reloj de bucle de bloqueo de fase 24-TSSOP 0 a 85
Hojas de datos
3.3-V Phase-Lock Loop Clock Driver datasheet
PDF, 758 Kb, Revisión: C, Archivo publicado: abr 20, 2006
Extracto del documento
Estado
| Estado del ciclo de vida | Activo (Recomendado para nuevos diseños) |
| Disponibilidad de muestra del fabricante | No |
Embalaje
| Pin | 24 |
| Package Type | PW |
| Industry STD Term | TSSOP |
| JEDEC Code | R-PDSO-G |
| Package QTY | 2000 |
| Carrier | LARGE T&R |
| Device Marking | CKV2510 |
| Width (mm) | 4.4 |
| Length (mm) | 7.8 |
| Thickness (mm) | 1 |
| Pitch (mm) | .65 |
| Max Height (mm) | 1.2 |
| Mechanical Data | Descargar |
Paramétricos
| Absolute Jitter (Peak-to-Peak Cycle or Period Jitter) | 50 ps |
| Function | SDR |
| Number of Outputs | 10 |
| Operating Frequency Range(Max) | 175 MHz |
| Operating Frequency Range(Min) | 50 MHz |
| Operating Temperature Range | 0 to 85 C |
| Output Drive | 12 mA |
| Package Group | TSSOP |
| Package Size: mm2:W x L | 24TSSOP: 50 mm2: 6.4 x 7.8(TSSOP) PKG |
| Rating | Catalog |
| VCC | 3.3 V |
| t(phase error) | 125 ps |
| tsk(o) | 100 ps |
Plan ecológico
| RoHS | Obediente |
Notas de aplicación
- Generating Early Clock using TI's CDCVF2509/CDCVF2510 PLLsPDF, 68 Kb, Archivo publicado: jul 23, 2004
Linea modelo
Serie: CDCVF2510 (5)
- CDCVF2510PW CDCVF2510PWG4 CDCVF2510PWR CDCVF2510PWRG4 HPA00015PWR
Clasificación del fabricante
- Semiconductors > Clock and Timing > Memory Interface Clocks and Registers