Datasheet Texas Instruments SN74SSTEB32866ZWLR — Ficha de datos

FabricanteTexas Instruments
SerieSN74SSTEB32866
Numero de parteSN74SSTEB32866ZWLR
Datasheet Texas Instruments SN74SSTEB32866ZWLR

Búfer registrado configurable de 1,5 V / 1,8 V de 25 bits con prueba de paridad de direcciones 96-BGA -40 a 85

Hojas de datos

25-Bit Configurable Registered Buffer w/Address-Parity Test datasheet
PDF, 1.9 Mb, Archivo publicado: abr 21, 2009
Extracto del documento

Estado

Estado del ciclo de vidaActivo (Recomendado para nuevos diseños)
Disponibilidad de muestra del fabricante

Embalaje

Pin96
Package TypeZWL
Industry STD TermBGA
JEDEC CodeR-PBGA-N
Package QTY1000
CarrierLARGE T&R
Device MarkingSEB866
Width (mm)5.5
Length (mm)13.5
Thickness (mm).89
Pitch (mm).8
Max Height (mm)1.3
Mechanical DataDescargar

Paramétricos

Absolute Jitter (Peak-to-Peak Cycle or Period Jitter)N/A ps
FunctionDDR2 Register
Number of Outputs25
Operating Frequency Range(Max)410 MHz
Operating Temperature Range-40 to 85 C
Output Drive8 mA
Package GroupBGA
Package Size: mm2:W x L96BGA: 74 mm2: 5.5 x 13.5(BGA) PKG
RatingCatalog
VCC1.5,1.8 V
t(phase error)N/A ps
tsk(o)N/A ps

Plan ecológico

RoHSObediente

Notas de aplicación

  • DDR2 Memory Interface Clocks and Registers - Overview
    PDF, 308 Kb, Archivo publicado: marzo 25, 2009
    This application report gives an overview of the existing JEDEC DDR2 Register and PLL Buffer specifications and compliant TI devices.

Linea modelo

Serie: SN74SSTEB32866 (1)
  • SN74SSTEB32866ZWLR

Clasificación del fabricante

  • Semiconductors > Clock and Timing > Memory Interface Clocks and Registers