Datasheet Texas Instruments SN74SSTEB32866ZWLR — Ficha de datos
Fabricante | Texas Instruments |
Serie | SN74SSTEB32866 |
Numero de parte | SN74SSTEB32866ZWLR |

Búfer registrado configurable de 1,5 V / 1,8 V de 25 bits con prueba de paridad de direcciones 96-BGA -40 a 85
Hojas de datos
25-Bit Configurable Registered Buffer w/Address-Parity Test datasheet
PDF, 1.9 Mb, Archivo publicado: abr 21, 2009
Extracto del documento
Estado
Estado del ciclo de vida | Activo (Recomendado para nuevos diseños) |
Disponibilidad de muestra del fabricante | Sí |
Embalaje
Pin | 96 |
Package Type | ZWL |
Industry STD Term | BGA |
JEDEC Code | R-PBGA-N |
Package QTY | 1000 |
Carrier | LARGE T&R |
Device Marking | SEB866 |
Width (mm) | 5.5 |
Length (mm) | 13.5 |
Thickness (mm) | .89 |
Pitch (mm) | .8 |
Max Height (mm) | 1.3 |
Mechanical Data | Descargar |
Paramétricos
Absolute Jitter (Peak-to-Peak Cycle or Period Jitter) | N/A ps |
Function | DDR2 Register |
Number of Outputs | 25 |
Operating Frequency Range(Max) | 410 MHz |
Operating Temperature Range | -40 to 85 C |
Output Drive | 8 mA |
Package Group | BGA |
Package Size: mm2:W x L | 96BGA: 74 mm2: 5.5 x 13.5(BGA) PKG |
Rating | Catalog |
VCC | 1.5,1.8 V |
t(phase error) | N/A ps |
tsk(o) | N/A ps |
Plan ecológico
RoHS | Obediente |
Notas de aplicación
- DDR2 Memory Interface Clocks and Registers - OverviewPDF, 308 Kb, Archivo publicado: marzo 25, 2009
This application report gives an overview of the existing JEDEC DDR2 Register and PLL Buffer specifications and compliant TI devices.
Linea modelo
Serie: SN74SSTEB32866 (1)
- SN74SSTEB32866ZWLR
Clasificación del fabricante
- Semiconductors > Clock and Timing > Memory Interface Clocks and Registers