Datasheet Analog Devices AD9577 — Ficha de datos

FabricanteAnalog Devices
SerieAD9577

Generador de reloj con PLL duales, espectro ensanchado y margen

Hojas de datos

AD9577: Clock Generator with Dual PLLs, Spread Spectrum, and Margining Data Sheet
PDF, 802 Kb, Revisión: A, Archivo subido: dic 25, 2018
Extracto del documento

Precios

Estado

AD9577BCPZAD9577BCPZ-R7AD9577BCPZ-RL
Estado del ciclo de vidaProducción (Apropiada para nuevos diseños pero pueden existir alternativas más nuevas)Producción (Apropiada para nuevos diseños pero pueden existir alternativas más nuevas)Producción (Apropiada para nuevos diseños pero pueden existir alternativas más nuevas)

Embalaje

AD9577BCPZAD9577BCPZ-R7AD9577BCPZ-RL
N123
Package40 ld LFCSP (6x6mm w/4.6mm pad)40 ld LFCSP (6x6mm w/4.6mm pad)40 ld LFCSP (6x6mm w/4.6mm pad)
Pins404040
Package CodeCP-40-7CP-40-7CP-40-7

Paramétricos

Parameters / ModelsAD9577BCPZAD9577BCPZ-R7AD9577BCPZ-RL
# Outputs444
Clock FunctionGenerationGenerationGeneration
InterfaceI²CI²CI²C
On-Chip VCO or DCOYesYesYes
Operating Temperature Range, °C-40 to 85-40 to 85-40 to 85
Output Frequency(max), Hz637.5M637.5M637.5M
Output LogicCMOS, LVDS, LVPECLCMOS, LVDS, LVPECLCMOS, LVDS, LVPECL
Power(typ), W111
Ref Clock(max), Hz54M54M54M
Ref Clock(min), Hz19.44M19.44M19.44M

Plan ecológico

AD9577BCPZAD9577BCPZ-R7AD9577BCPZ-RL
RoHSObedienteObedienteObediente

Linea modelo

Clasificación del fabricante

  • Clock & Timing > Clock Generation Devices