Datasheet Texas Instruments SN74F112NSR — Ficha de datos

FabricanteTexas Instruments
SerieSN74F112
Numero de parteSN74F112NSR
Datasheet Texas Instruments SN74F112NSR

Flip-Flop doble JK con borde negativo activado con 16-SO claro y preestablecido de 0 a 70

Hojas de datos

Dual Negative-Edge-Triggered J-K Flip-Flop With Clear And Preset datasheet
PDF, 639 Kb, Revisión: A, Archivo publicado: oct 1, 1993
Extracto del documento

Precios

Estado

Estado del ciclo de vidaActivo (Recomendado para nuevos diseños)
Disponibilidad de muestra del fabricanteNo

Embalaje

Pin16
Package TypeNS
Industry STD TermSOP
JEDEC CodeR-PDSO-G
Package QTY2000
CarrierLARGE T&R
Device Marking74F112
Width (mm)5.3
Length (mm)10.3
Thickness (mm)1.95
Pitch (mm)1.27
Max Height (mm)2
Mechanical DataDescargar

Paramétricos

Bits2
F @ Nom Voltage(Max)70 Mhz
ICC @ Nom Voltage(Max)19 mA
Output Drive (IOL/IOH)(Max)-1/20 mA
Package GroupSO
Package Size: mm2:W x L16SO: 80 mm2: 7.8 x 10.2(SO) PKG
RatingCatalog
Schmitt TriggerNo
Technology FamilyF
VCC(Max)5.5 V
VCC(Min)4.5 V
Voltage(Nom)5 V
tpd @ Nom Voltage(Max)7.5 ns

Plan ecológico

RoHSObediente

Linea modelo

Clasificación del fabricante

  • Semiconductors > Logic > Flip-Flop/Latch/Register > J-K Flip-Flop