Datasheet Microchip dsPIC33CH64MP502 — Ficha de datos

FabricanteMicrochip
SeriedsPIC33CH64MP502

Doble núcleo, alto rendimiento

Hojas de datos

Datasheet dsPIC33CH128MP508
PDF, 5.7 Mb, Idioma: en, Archivo subido: dic 29, 2020, Páginas: 822
28/36/48/64/80-Pin Dual Core, 16-Bit Digital Signal Controllers with High-Resolution PWM and CAN Flexible Data (CAN FD)
Extracto del documento

Precios

Descripción detallada

Los desarrolladores de sistemas que diseñan aplicaciones de control embebido de gama alta pueden beneficiarse de un nuevo controlador de señal digital (DSC) con dos núcleos dsPIC DSC en un solo chip.

El dsPIC33CH tiene un núcleo que está diseñado para funcionar como maestro mientras que el otro está diseñado como esclavo. El núcleo esclavo es útil para ejecutar código de control dedicado y de tiempo crítico, mientras que el núcleo maestro está ocupado ejecutando la interfaz de usuario, el monitoreo del sistema y las funciones de comunicaciones, personalizadas para la aplicación final. El dsPIC33CH está diseñado para facilitar el desarrollo de código independiente para cada núcleo por equipos de diseño separados y permite una integración perfecta cuando se unen en un solo chip. La familia dsPIC33CH está optimizada para potencia digital de alto rendimiento, control de motores y otras aplicaciones integradas de alta gama que requieren algoritmos sofisticados.

Estado

DSPIC33CH64MP502-E/2NDSPIC33CH64MP502-E/SSDSPIC33CH64MP502-H/2NDSPIC33CH64MP502-H/SSDSPIC33CH64MP502-I/2NDSPIC33CH64MP502-I/SSDSPIC33CH64MP502T-I/2NDSPIC33CH64MP502T-I/SS
Estado del ciclo de vidaProducción (Apropiada para nuevos diseños pero pueden existir alternativas más nuevas)Producción (Apropiada para nuevos diseños pero pueden existir alternativas más nuevas)Producción (Apropiada para nuevos diseños pero pueden existir alternativas más nuevas)Producción (Apropiada para nuevos diseños pero pueden existir alternativas más nuevas)Producción (Apropiada para nuevos diseños pero pueden existir alternativas más nuevas)Producción (Apropiada para nuevos diseños pero pueden existir alternativas más nuevas)Producción (Apropiada para nuevos diseños pero pueden existir alternativas más nuevas)Producción (Apropiada para nuevos diseños pero pueden existir alternativas más nuevas)

Embalaje

DSPIC33CH64MP502-E/2NDSPIC33CH64MP502-E/SSDSPIC33CH64MP502-H/2NDSPIC33CH64MP502-H/SSDSPIC33CH64MP502-I/2NDSPIC33CH64MP502-I/SSDSPIC33CH64MP502T-I/2NDSPIC33CH64MP502T-I/SS
N12345678
PackageUQFNSSOPUQFNSSOPUQFNSSOPUQFNSSOP

Paramétricos

Parameters / ModelsDSPIC33CH64MP502-E/2NDSPIC33CH64MP502-E/SSDSPIC33CH64MP502-H/2NDSPIC33CH64MP502-H/SSDSPIC33CH64MP502-I/2NDSPIC33CH64MP502-I/SSDSPIC33CH64MP502T-I/2NDSPIC33CH64MP502T-I/SS
ADC Input1212121212121212
Architecture1616161616161616
CPU Speed, MIPS/DMIPS100100100100100100100100
CPU Type16-bit dsPIC DSC16-bit dsPIC DSC16-bit dsPIC DSC16-bit dsPIC DSC16-bit dsPIC DSC16-bit dsPIC DSC16-bit dsPIC DSC16-bit dsPIC DSC
CTMU testNoNoNoNoNoNoNoNo
Configurable Logic Cell, CLC/CCL88888888
Crypto EngineNoNoNoNoNoNoNoNo
DAC Outputs11111111
Direct Memory Access Channels88888888
Graphics Controller/GPUNoNoNoNoNoNoNoNo
Hardware Cap Voltage DividerFalseFalseFalseFalseFalseFalseFalseFalse
Hardware RTCC/RTCNoNoNoNoNoNoNoNo
I2C33333333
I2S33333333
IrDAYesYesYesYesYesYesYesYes
LINYesYesYesYesYesYesYesYes
Lead Count2828282828282828
Low PowerNoNoNoNoNoNoNoNo
Max 16-Bit Digital Timers1313131313131313
Max 32-Bit Digital Timers1212121212121212
Max ADC Resolution, Bits1212121212121212
Max ADC Sampling Rate, ksps35003500350035003500350035003500
Max DAC Resolution, Bits1212121212121212
Max I/O Pins2121212121212121
Max PWM outputs, including complementary2424242424242424
Number of ADCs44444444
Number of CAN Modules11111111
Number of Comparators44444444
Number of DACs44444444
Number of PWM Time Bases55555555
Operation Voltage Max, V3.63.63.63.63.63.63.63.6
Operation Voltage Min, V33333333
PWM Max Resolution, Bits1616161616161616
PWM Resolution, ns0.250.250.250.250.250.250.250.25
Parallel PortNoNoNoNoNoNoNoNo
Peripheral Pin Select / Pin MuxingYesYesYesYesYesYesYesYes
Peripheral Trigger GeneratorTrueTrueTrueTrueTrueTrueTrueTrue
Pincount2828282828282828
Program Memory Size, KB6464646464646464
Quadrature Encoder Interface11111111
RAM, KB2020202020202020
SENTYesYesYesYesYesYesYesYes
SPI33333333
Temp Range Max150150150150150150150150
Temp Range Min-40-40-40-40-40-40-40-40
UART33333333
Vbat/Vddbu battery backupNoNoNoNoNoNoNoNo

Otras opciones

dsPIC33CH128MP502 dsPIC33CH128MP503 dsPIC33CH128MP505 dsPIC33CH128MP506 dsPIC33CH128MP508 dsPIC33CH64MP503 dsPIC33CH64MP505 dsPIC33CH64MP506 dsPIC33CH64MP508

Linea modelo

Clasificación del fabricante

  • MCUs/MPUs with Connectivity > CAN