Datasheet Texas Instruments SN74S112AN3 — Ficha de datos

FabricanteTexas Instruments
SerieSN74S112A
Numero de parteSN74S112AN3
Datasheet Texas Instruments SN74S112AN3

Chanclas dobles JK con borde negativo disparado con 16 PDIP claros y preestablecidos de 0 a 70

Hojas de datos

Dual J-K Negative-Edge-Triggered Flip-Flops With Preset And Clear datasheet
PDF, 1.3 Mb, Archivo publicado: marzo 1, 1988
Extracto del documento

Precios

Estado

Estado del ciclo de vidaObsoleto (El fabricante ha interrumpido la producción del dispositivo)
Disponibilidad de muestra del fabricanteNo

Embalaje

Pin16
Package TypeN
Industry STD TermPDIP
JEDEC CodeR-PDIP-T
Width (mm)6.35
Length (mm)19.3
Thickness (mm)3.9
Pitch (mm)2.54
Max Height (mm)5.08
Mechanical DataDescargar

Paramétricos

Approx. Price (US$)0.82 | 1ku
Bits(#)2
F @ Nom Voltage(Max)(Mhz)50
ICC @ Nom Voltage(Max)(mA)6
Input TypeTTL
Output Drive (IOL/IOH)(Max)(mA)-1/20
Output TypeTTL
Package GroupPDIP
Package Size: mm2:W x L (PKG)See datasheet (PDIP)
RatingCatalog
Schmitt TriggerNo
Technology FamilyS
VCC(Max)(V)5.25
VCC(Min)(V)4.75
Voltage(Nom)(V)5
tpd @ Nom Voltage(Max)(ns)20

Plan ecológico

RoHSDesobediente
Pb gratisNo

Linea modelo

Serie: SN74S112A (3)

Clasificación del fabricante

  • Semiconductors > Logic > Flip-Flop/Latch/Register > J-K Flip-Flop