Datasheet Texas Instruments SN74S112AD — Ficha de datos

FabricanteTexas Instruments
SerieSN74S112A
Numero de parteSN74S112AD
Datasheet Texas Instruments SN74S112AD

Chanclas de doble JK de borde negativo disparado con claro y preestablecido 16-SOIC 0 a 70

Hojas de datos

Dual J-K Negative-Edge-Triggered Flip-Flops With Preset And Clear datasheet
PDF, 1.3 Mb, Archivo publicado: marzo 1, 1988
Extracto del documento

Precios

Estado

Estado del ciclo de vidaObsoleto (El fabricante ha interrumpido la producción del dispositivo)
Disponibilidad de muestra del fabricanteNo

Embalaje

Pin16
Package TypeD
Industry STD TermSOIC
JEDEC CodeR-PDSO-G
Width (mm)3.91
Length (mm)9.9
Thickness (mm)1.58
Pitch (mm)1.27
Max Height (mm)1.75
Mechanical DataDescargar

Paramétricos

Approx. Price (US$)0.82 | 1ku
Bits(#)2
F @ Nom Voltage(Max)(Mhz)50
ICC @ Nom Voltage(Max)(mA)6
Input TypeTTL
Output Drive (IOL/IOH)(Max)(mA)-1/20
Output TypeTTL
Package GroupSOIC
Package Size: mm2:W x L (PKG)See datasheet (PDIP)
RatingCatalog
Schmitt TriggerNo
Technology FamilyS
VCC(Max)(V)5.25
VCC(Min)(V)4.75
Voltage(Nom)(V)5
tpd @ Nom Voltage(Max)(ns)20

Plan ecológico

RoHSDesobediente
Pb gratisNo

Linea modelo

Serie: SN74S112A (3)

Clasificación del fabricante

  • Semiconductors > Logic > Flip-Flop/Latch/Register > J-K Flip-Flop