Datasheet Texas Instruments SN74S112AN — Ficha de datos

FabricanteTexas Instruments
SerieSN74S112A
Numero de parteSN74S112AN
Datasheet Texas Instruments SN74S112AN

Chanclas dobles JK con borde negativo disparado con 16 PDIP claros y preestablecidos de 0 a 70

Hojas de datos

Dual J-K Negative-Edge-Triggered Flip-Flops With Preset And Clear datasheet
PDF, 1.3 Mb, Archivo publicado: marzo 1, 1988
Extracto del documento

Precios

Estado

Estado del ciclo de vidaActivo (Recomendado para nuevos diseños)
Disponibilidad de muestra del fabricanteNo

Embalaje

Pin16
Package TypeN
Industry STD TermPDIP
JEDEC CodeR-PDIP-T
Package QTY25
CarrierTUBE
Device MarkingSN74S112AN
Width (mm)6.35
Length (mm)19.3
Thickness (mm)3.9
Pitch (mm)2.54
Max Height (mm)5.08
Mechanical DataDescargar

Paramétricos

Bits2
F @ Nom Voltage(Max)50 Mhz
ICC @ Nom Voltage(Max)6 mA
Output Drive (IOL/IOH)(Max)-1/20 mA
Package GroupPDIP
Package Size: mm2:W x LSee datasheet (PDIP) PKG
RatingCatalog
Schmitt TriggerNo
Technology FamilyS
VCC(Max)5.25 V
VCC(Min)4.75 V
Voltage(Nom)5 V
tpd @ Nom Voltage(Max)20 ns

Plan ecológico

RoHSObediente
Pb gratis

Linea modelo

Serie: SN74S112A (3)

Clasificación del fabricante

  • Semiconductors > Logic > Flip-Flop/Latch/Register > J-K Flip-Flop